1.本发明涉及天线连接技术领域,具体而言,涉及一种天线自动切换电路、射频电路和基站。
背景技术:2.天线是无线通信设备的重要组成部分,可以实现信号的放大和空间辐射功能。在4g、5g小基站应用上,根据现场环境有两种天线需求,一种是内置天线,该天线直接安装在小基站设备内部,通常该天线增益较小、覆盖面积较小、成本较低;另一种为外置天线,通常外置天线增益较大,覆盖面积较大,但是成本较高,因此小基站会同时具备内置天线和外置天线两种使用方式。然而目前的天线自动切换方法需要对天线以及系统的接头进行改造,天线切换方式较为复杂,并且切换成本较高。
技术实现要素:3.本发明的目的在于提供一种天线自动切换电路、射频电路和基站,能够降低内置天线和外置天线的切换成本以及减少人力劳动,以及使该基站的工作原理更加简单。
4.第一方面,本发明提供一种天线自动切换电路,所述天线自动切换电路包括阻抗匹配电路、隔离电容、在位检测电路、逻辑电路、射频开关电路、第一天线单元和第二天线单元;
5.所述射频开关电路分别连接所述第一天线单元、所述阻抗匹配电路和所述逻辑电路,所述逻辑电路连接所述在位检测电路,所述在位检测电路连接所述隔离电容和所述第二天线单元之间的节点,所述隔离电容连接所述阻抗匹配电路;
6.所述在位检测电路用于检测第二天线的在位情况并输出对应的电平信号,所述逻辑电路用于根据所述电平信号切换所述射频开关电路连接至所述第一天线单元或所述第二天线单元。
7.在可选的实施方式中,所述在位检测电路包括开关管、第一电阻、第二电阻、第三电阻、第四电阻、第一滤波电容和第一电感;
8.所述第一电感的一端分别连接所述隔离电容和所述第二天线单元,所述第一电感的另一端连接所述第一电阻的一端;
9.所述第一电阻的另一端分别连接所述第二电阻的一端、所述第一滤波电容的一端和所述开关管的第一端,所述第二电阻的另一端分别连接工作电源和所述开关管的第二端,所述第一滤波电容的另一端接地;
10.所述开关管的第三端连接所述第三电阻的一端,所述第三电阻的另一端分别连接所述第四电阻的一端和所述逻辑电路,所述第四电阻的另一端接地。
11.在可选的实施方式中,所述在位检测电路还包括第二滤波电容和第三滤波电容;
12.所述第二滤波电容的一端和所述第三滤波电容的一端均连接于所述第一电阻和所述第一电感之间的节点,所述第二滤波电容的另一端和所述第三滤波电容的另一端均接
地。
13.在可选的实施方式中,当所述开关管为pmos管时,所述开关管的第一端为g极,所述开关管的第二端为s极,所述开关管的第三端为d极。
14.在可选的实施方式中,所述逻辑电路包括非门、第五电阻、第六电阻、第一电容、第二电容和第三电容;
15.所述非门的输入引脚分别连接所述在位检测电路和所述第五电阻的一端,所述第五电阻的另一端分别连接所述射频开关电路和所述第一电容的一端,所述第一电容的另一端接地;
16.所述非门的输出引脚连接所述第六电阻的一端,所述第六电阻的另一端分别连接所述第二电容的一端和所述射频开关电路,所述第二电容的另一端接地;
17.所述非门的电源引脚分别连接第三电容的一端和工作电源,所述第三电容的另一端接地。
18.在可选的实施方式中,所述射频开关电路包括射频开关芯片、第七电阻和第四电容,所述射频开关芯片包括电源输入引脚、第一输出引脚、第二输出引脚、第一输入引脚和第二输入引脚;
19.所述第七电阻的一端用于连接工作电源,所述第七电阻的另一端分别连接所述第四电容的一端和所述电源输入引脚,所述第四电容的另一端接地;
20.所述第一输出引脚连接所述第一天线单元,所述第二输出引脚连接所述第二天线单元;
21.所述第一输入引脚和所述第二输入引脚均连接所述逻辑电路。
22.在可选的实施方式中,所述第二天线单元包括第二电感和第二连接器;
23.所述第二电感的一端分别连接所述隔离电容和所述在位检测电路和所述第二连接器的第一端口,所述第二电感的另一端接地;
24.所述第二连接器的第二端口和第三端口接地,所述第二连接器连接外置天线。
25.在可选的实施方式中,所述阻抗匹配电路包括第四电感、第五电容和第六电容;
26.所述第四电感的一端分别连接所述隔离电容和所述第五电容的一端,所述第四电感的另一端接地;
27.所述第五电容的另一端分别连接所述第六电容的一端和所述射频开关电路,所述第六电容的另一端接地。
28.第二方面,本发明提供一种射频电路,包括射频处理单元和所述的天线自动切换电路;
29.所述射频处理单元连接所述天线自动切换电路,用于对经所述天线自动切换电路发射或接收的射频信号进行相应处理。
30.第三方面,本发明提供一种基站,包括所述的射频电路。
31.本发明提供的天线自动切换电路、射频电路和基站的有益效果是:
32.本技术的天线自动切换电路包括阻抗匹配电路、隔离电容、在位检测电路、逻辑电路、射频开关电路、第一天线单元和第二天线单元,射频开关电路分别连接第一天线单元、阻抗匹配电路和逻辑电路,逻辑电路连接在位检测电路,在位检测电路连接隔离电容和第二天线单元之间的节点,隔离电容连接阻抗匹配电路,在位检测电路用于检测第二天线的
在位情况并输出对应的电平信号,逻辑电路用于根据电平信号切换射频开关电路连接至第一天线单元或第二天线单元。本技术不仅可以使内、外置天线的切换更加简单,还可以降低内置天线和外置天线的切换成本以及减少人力劳动。
附图说明
33.为了更清楚地说明本发明的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
34.图1为本发明实施例提供的天线自动切换电路的第一结构示意图;
35.图2为本发明实施例提供的天线自动切换电路中在位检测电路的结构示意图;
36.图3为本发明实施例提供的天线自动切换电路中逻辑电路结构示意图;
37.图4为本发明实施例提供的天线自动切换电路的第二结构示意图;
38.图5为本发明实施例提供的天线自动切换电路中阻抗匹配电路的结构示意图。
39.主要元件符号说明:
40.100-天线自动切换电路;110-在位检测电路;120-阻抗匹配电路;130-逻辑电路;140-射频开关电路;150-第一天线单元;160-第二天线单元。
具体实施方式
41.为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
42.因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
43.应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
44.在本发明的描述中,需要理解的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,或者是本领域技术人员惯常理解的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的设备或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
45.此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
46.在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接
相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
47.实施例
48.请参阅图1,本实施例提供了一种天线自动切换电路100,应用于4g或5g的小基站中,该天线自动切换电路100包括阻抗匹配电路120、隔离电容c1、在位检测电路110、逻辑电路130、射频开关电路140、第一天线单元150和第二天线单元160。射频开关电路140分别连接第一天线单元150、阻抗匹配电路120和逻辑电路130,逻辑电路130连接在位检测电路110,在位检测电路110连接隔离电容c1和第二天线单元160之间的节点,隔离电容c1连接阻抗匹配电路120。其中,第一天线单元150用于连接内置天线,第二天线单元160用于连接外置天线。
49.在位检测电路110用于检测第二天线的在位情况并输出对应的电平信号,逻辑电路130用于根据电平信号切换射频开关电路140连接至第一天线单元150或第二天线单元160。隔离电容c1用于电容隔离,通过在位检测电路110检测天线射频线路是否短路,此时在外置天线不接入时,射频线路对地电阻通常在几兆欧姆,当外置天线接入时,射频线路对地电阻为零欧姆。因此,在位检测电路110通过检测第二天线单元160连接的天线射频线路是否短路,以此来确定第二天线(即外置天线)是否在位。
50.下面对天线自动切换电路100中的各个组成部分的结构及工作过程进行说明。
51.在一种实施方式中,如图2所示,在位检测电路110包括开关管q1、第一电阻r1、第二电阻r2、第三电阻r3、第四电阻r4、第一滤波电容c4和第一电感l1。
52.第一电感l1的一端分别连接隔离电容c1和第二天线单元160,第一电感l1的另一端连接第一电阻r1的一端,第一电阻r1的另一端分别连接第二电阻r2的一端、第一滤波电容c4的一端和开关管q1的第一端(对应图2中开关管q1的1端),第二电阻r2的另一端分别连接工作电源和开关管q1的第二端(对应图2中开关管q1的2端),第一滤波电容c4的另一端接地,开关管q1的第三端(对应图2中开关管q1的3端)连接第三电阻r3的一端,第三电阻r3的另一端分别连接第四电阻r4的一端和逻辑电路130,第四电阻r4的另一端接地。
53.在位检测电路110还包括第二滤波电容c2和第三滤波电容c3。其中,第二滤波电容c2的一端和第三滤波电容c3的一端均连接于第一电阻和第一电感l1之间的节点,第二滤波电容c2的另一端和第三滤波电容c3的另一端均接地。例如,当开关管q1为pmos管时,开关管的第一端为g极(栅极),开关管的第二端为s极(源极),开关管的第三端为d极(漏极);当然,该开关管q1也可以采用nmos管,三极管等,若采用nmos管,三极管等,相应地,与其连接的电阻的位置也可作适应性调整,这里不作限定。
54.可以理解的是,vcc_5v_pa2为工作电源,若外置天线在位,即第二连接器与外置天线连接时,射频线ant2对地短路,则第一电感l1接地,第一电阻r1也将接地,此时开关管q1的vgs电压将为-5v,满足开关管q1的导通条件,开关管q1将导通,则此时信号位tag信号将与工作电源导通,电压将为5v。该电压经过第三电阻r3和第四电阻r4分压后,在位检测电路110的信号位npu_gpio3_04信号为高电平信号,该高电平信号将输出至逻辑电路130。
55.示范性的,当工作电源为5v,外置天线在位时,若第三电阻r3为10kω和第四电阻r4为5.1kω,此时开关管q1导通,经过第三电阻r3和第四电阻r4分压后,信号位npu_gpio3_04的电压为1.8v。
56.若外置天线不在位,则第一电感l1对地不短路,工作电压将经过第一电阻r1和第二电阻r2到第二滤波电容c2和第三滤波电容c3后到地,此时线路无导通,第一电阻r1和第二电阻r2的电压均为5v,因此时开关管q1的vgs电压将为0v,则此时开关管q1不导通。当开关管q1不导通时,在位检测电路110的信号位npu_gpio3_04信号将经过第四电阻r4下拉至地,此时npu_gpio3_04信号为低电平。
57.在一种实施方式中,如图3所示,逻辑电路130包括非门u1、第五电阻r5、第六电阻r6、第一电容c5、第二电容c6和第三电容c7。其中,非门u1包括输入引脚(对应图3中非门u1的a)、输出引脚(对应图3中非门u1的y)、非门空脚(对应图3中非门u1的nc)、非门接地引脚(对应图3中非门u1的gnd)和电源引脚(对应图3中非门u1的vcc)。其中,非门空脚无任何用途,只是限于封装形式。
58.非门u1的输入引脚分别连接在位检测电路110和第五电阻r5的一端,第五电阻r5的另一端分别连接射频开关电路140和第一电容c5的一端,第一电容c5的另一端接地。非门u1的输出引脚连接第六电阻r6的一端,第六电阻r6的另一端分别连接第二电容c6的一端和射频开关电路140,第二电容c6的另一端接地,非门u1的电源引脚分别连接第三电容c7的一端和工作电源,第三电容c7的另一端接地,该工作电源用于为逻辑电路130提供电能。例如,非门u1可以为sn74lvc1g14器件等。其中,非门是逻辑电路的基本单元,非门有一个输入和一个输出端。当其输入端为高电平时输出端为低电平,当其输入端为低电平时,输出端为高电平。也就是说,输入端和输出端的电平状态总是反相的。非门的逻辑功能相当于逻辑代数中的非,电路功能相当于反相,这种运算亦称非运算。
59.可以理解,npu_gpio3_04信号为在位检测电路110的输出信号,该输出信号将输入逻辑电路130。换言之,本实施例中第五电阻r5的一端和非门u1的输入引脚连接在位检测电路110,将接收npu_gpio3_04信号,第五电阻r5的另一端连接射频开关电路140,此时逻辑电路130的第五电阻r5另一端的输出信号为das_sel0;非门u1的输出引脚将连接第六电阻r6的一端,第六电阻r6的另一端将连接射频开关电路140,此时逻辑电路130的第六电阻r6另一端的输出信号为das_sel1。
60.在一种实施方式中,如图4所示,射频开关电路140包括射频开关芯片u2、第七电阻r7和第四电容c8,射频开关芯片u2包括电源输入引脚vbatt、第一输出引脚rf3、第二输出引脚rf2、第一输入引脚v1、第二输入引脚v2和输入输出引脚rfc/rf1。
61.可以理解,第七电阻r7的一端用于连接工作电源,该工作电源主要用于为射频开关电路140提供电能r7,第七电阻r7的另一端分别连接第四电容c8的一端和电源输入引脚vbatt,第四电容c8的另一端接地,第一输出引脚rf3连接第一天线单元150,第二输出引脚rf2连接第二天线单元160,第一输入引脚v1和第二输入引脚v2连接逻辑电路130。其中,第一输入引脚v1连接逻辑电路130中第五电阻r5,即第一输入引脚v1的输入信号为das_sel0,第二输入引脚v2连接逻辑电路130中第六电阻r6和第二电容c6,即第二输入引脚v2的输入信号为das_sel1。
62.在本实施例中,上述逻辑电路130将根据在位检测电路110输出的电平信号控制射频开关芯片u2的第一输入引脚v1和第二输入引脚v2的输入,从而控制射频开关芯片u2的输入输出引脚rfc/rf1、第一输出引脚rf3、以及第二输出引脚rf2之间的导通,以使射频开关芯片u2连接至第一天线单元150或者连接至第二天线单元160。
63.其中,射频开关芯片u2还包括第一接地引脚gnd-1、第二接地引脚gnd-2、第三接地引脚gnd-3、第四接地引脚gnd-4、第五接地引脚gnd-5、第六接地引脚pad-gnd和空脚nc,空脚nc无任何用途,只是限于封装形式,例如,射频开关芯片u2可以为sky13374器件等。
64.在本实施例中,当逻辑电路130接收低电平信号时,则射频开关电路140用于使射频开关芯片u2的输入输出引脚rfc/rf1和第一输出引脚rf3导通,以使射频开关芯片u2的第一输出引脚rf3与第一天线单元150连接;
65.当逻辑电路130接收高电平信号时,则射频开关电路140通过输入输出引脚rfc/rf1和第二输出引脚rf2导通,以使射频开关芯片u2的第二输出引脚rf2与第二天线单元160。
66.在一种实施方式中,如图4所示,第二天线单元160包括第二电感l2和第二连接器cn2。其中,第二电感l2的一端分别连接射频开关电路140的第二输出引脚rf2、在位检测电路110和第二连接器cn2的第一端口(对应图4中第二连接器cn2的1端),第二电感l2的另一端接地,第二连接器cn2的第二端口(对应图4中第二连接器cn2的2端)和第三端口(对应图4中第二连接器cn2的3端)接地,第二连接器cn2用于连接外置天线。
67.第一天线单元150包括第三电感l3和第一连接器cn1。其中,第三电感l3的一端分别连接射频开关电路140和第一连接器cn1的第一端口(对应图4中第一连接器cn1的1端),第三电感l3的另一端接地,第一连接器cn1的第二端口(对应图4中第一连接器cn1的2端)和第三端口(对应图4中第一连接器cn1的3端)接地,第一连接器cn1用于连接内置天线。
68.当逻辑电路130所接收的电平信号npu_gpio3_04为高电平信号时,则逻辑电路130输出的逻辑信号为das_sel0=1,das_sel1=0,根据射频开关芯片u2的特性,此时输入输出引脚rfc/rf1和第二输出引脚rf2导通,则射频开关电路140将选取第二天线单元160,此时射频信号将通过第二连接器cn2连接外置天线。
69.当逻辑电路130所接收的电平信号npu_gpio3_04为低电平信号时,则逻辑电路130输出的逻辑信号为das_sel0=0,das_sel1=1,根据射频开关芯片u2的特性,此时输入输出引脚rfc/rf1和第一输出引脚rf3导通,则射频开关电路140将选取第一天线单元150,此时射频信号将通过第一连接器cn3连接内置天线。
70.在一种实施方式中,如图5所示,阻抗匹配电路120包括第四电感l4、第五电容c9和第六电容c10。其中,第四电感l4的一端分别连接隔离电容c1的另一端和第五电容c9的一端,第四电感l4的另一端接地,第五电容c9的另一端分别连接第六电容c10的一端和射频开关电路140,第六电容c10的另一端接地。
71.本实施例中在射频电路匹配过程中,将使用第四电感l4对地匹配,此时如果不隔离,射频线路本身对地将是短路的,则将在阻抗匹配电路120与第一天线单元之间的射频线路上设置隔离电容c1,以通过隔离电容c1进行隔离。
72.本技术中通过在位检测电路110检测外置天线是否在位,从而通过射频开关电路140控制内、外置天线的切换。本技术不仅可以使内、外置天线的切换更加简单,还可以降低内置天线和外置天线的切换成本以及减少人力劳动。
73.本技术还提出一种射频电路,可应用于各种支持双天线的射频场合,示范性地,该射频电路包括射频处理单元和上述实施例中的天线自动切换电路100。其中,射频处理单元连接天线自动切换电路100,即射频处理单元连接射频开关芯片u2的输入输出引脚rfc/
rf1,用于对经天线自动切换电路100发射或接收的射频信号进行相应处理。
74.本技术还提出一种基站,包括上述实施例中的射频电路。例如,该基站可以是支持4g、5g等的微型基站等。
75.在这里示出和描述的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制,因此,示例性实施例的其他示例可以具有不同的值。
76.以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
技术特征:1.一种天线自动切换电路,其特征在于,所述天线自动切换电路包括阻抗匹配电路、隔离电容、在位检测电路、逻辑电路、射频开关电路、第一天线单元和第二天线单元;所述射频开关电路分别连接所述第一天线单元、所述阻抗匹配电路和所述逻辑电路,所述逻辑电路连接所述在位检测电路,所述在位检测电路连接所述隔离电容和所述第二天线单元之间的节点,所述隔离电容连接所述阻抗匹配电路;所述在位检测电路用于检测第二天线的在位情况并输出对应的电平信号,所述逻辑电路用于根据所述电平信号切换所述射频开关电路连接至所述第一天线单元或所述第二天线单元。2.根据权利要求1所述的天线自动切换电路,其特征在于,所述在位检测电路包括开关管、第一电阻、第二电阻、第三电阻、第四电阻、第一滤波电容和第一电感;所述第一电感的一端分别连接所述隔离电容和所述第二天线单元,所述第一电感的另一端连接所述第一电阻的一端;所述第一电阻的另一端分别连接所述第二电阻的一端、所述第一滤波电容的一端和所述开关管的第一端,所述第二电阻的另一端分别连接工作电源和所述开关管的第二端,所述第一滤波电容的另一端接地;所述开关管的第三端连接所述第三电阻的一端,所述第三电阻的另一端分别连接所述第四电阻的一端和所述逻辑电路,所述第四电阻的另一端接地。3.根据权利要求2所述的天线自动切换电路,其特征在于,所述在位检测电路还包括第二滤波电容和第三滤波电容;所述第二滤波电容的一端和所述第三滤波电容的一端均连接于所述第一电阻和所述第一电感之间的节点,所述第二滤波电容的另一端和所述第三滤波电容的另一端均接地。4.根据权利要求2所述的天线自动切换电路,其特征在于,当所述开关管为pmos管时,所述开关管的第一端为g极,所述开关管的第二端为s极,所述开关管的第三端为d极。5.根据权利要求1所述的天线自动切换电路,其特征在于,所述逻辑电路包括非门、第五电阻、第六电阻、第一电容、第二电容和第三电容;所述非门的输入引脚分别连接所述在位检测电路和所述第五电阻的一端,所述第五电阻的另一端分别连接所述射频开关电路和所述第一电容的一端,所述第一电容的另一端接地;所述非门的输出引脚连接所述第六电阻的一端,所述第六电阻的另一端分别连接所述第二电容的一端和所述射频开关电路,所述第二电容的另一端接地;所述非门的电源引脚分别连接第三电容的一端和工作电源,所述第三电容的另一端接地。6.根据权利要求1所述的天线自动切换电路,其特征在于,所述射频开关电路包括射频开关芯片、第七电阻和第四电容,所述射频开关芯片包括电源输入引脚、第一输出引脚、第二输出引脚、第一输入引脚和第二输入引脚;所述第七电阻的一端用于连接工作电源,所述第七电阻的另一端分别连接所述第四电容的一端和所述电源输入引脚,所述第四电容的另一端接地;所述第一输出引脚连接所述第一天线单元,所述第二输出引脚连接所述第二天线单元;
所述第一输入引脚和所述第二输入引脚均连接所述逻辑电路。7.根据权利要求1所述的天线自动切换电路,其特征在于,所述第二天线单元包括第二电感和第二连接器;所述第二电感的一端分别连接所述隔离电容和所述在位检测电路和所述第二连接器的第一端口,所述第二电感的另一端接地;所述第二连接器的第二端口和第三端口接地,所述第二连接器连接外置天线。8.根据权利要求1所述的天线自动切换电路,其特征在于,所述阻抗匹配电路包括第四电感、第五电容和第六电容;所述第四电感的一端分别连接所述隔离电容和所述第五电容的一端,所述第四电感的另一端接地;所述第五电容的另一端分别连接所述第六电容的一端和所述射频开关电路,所述第六电容的另一端接地。9.一种射频电路,其特征在于,包括射频处理单元和权利要求1至8任一项所述的天线自动切换电路;所述射频处理单元连接所述天线自动切换电路,用于对经所述天线自动切换电路发射或接收的射频信号进行相应处理。10.一种基站,其特征在于,包括权利要求9所述的射频电路。
技术总结本申请提供了一种天线自动切换电路、射频电路和基站,该天线自动切换电路包括阻抗匹配电路、隔离电容、在位检测电路、逻辑电路、射频开关电路、第一天线单元和第二天线单元,射频开关电路分别连接第一天线单元、阻抗匹配电路和逻辑电路,逻辑电路连接在位检测电路,在位检测电路连接隔离电容和第二天线单元之间的节点,隔离电容连接阻抗匹配电路,在位检测电路用于检测第二天线的在位情况并输出对应的电平信号,逻辑电路用于根据电平信号切换射频开关电路连接至第一天线单元或第二天线单元。本申请不仅可以使内、外置天线的切换更加简单,还可以降低内置天线和外置天线的切换成本以及减少人力劳动。以及减少人力劳动。以及减少人力劳动。
技术研发人员:丁哲壮 马英兴
受保护的技术使用者:大连市共进科技有限公司
技术研发日:2022.05.07
技术公布日:2022/7/5