FPGA码流加载的控制方法、装置、终端设备及存储介质与流程

allin2025-04-26  11


本发明涉及fpga产品,尤其涉及一种fpga码流加载的控制方法、装置、终端设备及存储介质。


背景技术:

1、fpga(field programmable gate array,fpga)现场可编程门阵列,是在pal、gal等可编程器件的基础上进一步发展的产物。现有fpga需要提前设置好码流并加载到pcie系统上进行pcie组件启动,但由于fpga码流本身的数据量较大,全部加载将会影响pcie组件的启动效率,导致pcie功能不能在100ms内准备好建链,从而主机设备无法识别到pcie功能。

2、因此,亟需一种fpga码流加载的控制策略,从而解决由于fpga码流数据量大所导致的pcie组件启动效率低的问题。


技术实现思路

1、本发明实施例提供一种fpga码流加载的控制方法、装置、终端设备及存储介质,以解决由于fpga码流数据量大所致的pcie组件启动效率低的问题。

2、为了解决上述问题,本发明一实施例提供一种fpga码流加载的控制方法,包括:

3、获取fpga配置码流;

4、在所述fpga配置码流中提取pcie功能码流;

5、将所述pcie功能码流传输给fpga,以使所述fpga基于所述pcie功能码流进行开机。

6、作为上述方案的改进,在所述fpga基于所述pcie功能码流进行开机之后,还包括:

7、在所述fpga配置码流中提取用户逻辑码流;

8、在所述fpga与计算机主机建立链接后,将所述用户逻辑码流传输至所述fpga中,以使fpga根据所述用户逻辑码流进行解码,进而通过解码后的用户逻辑码流配置fpga的用户自定义功能。

9、作为上述方案的改进,所述将所述pcie功能码流传输给fpga,包括:

10、将所述pcie功能码通过fpga系统外部下载方式传输至所述fpga中;其中,所述fpga系统外部下载方式包括:flash下载、sd卡下载、jtag下载或pcm下载的其中一种。

11、作为上述方案的改进,所述获取fpga配置码流,包括:

12、接收用户输入的设计电路;

13、根据eda布局布线功能,对所述设计电路进行布局布线操作,获得所述设计电路在fpga中实际电路资源的映射电路;

14、根据eda码流功能,对所述映射电路进行码流生成操作,获得fpga配置码流。

15、相应的,本发明一实施例还提供了一种fpga码流加载的控制装置,包括:数据获取模块、数据提取模块和数据传输模块;

16、所述数据获取模块,用于获取fpga配置码流;

17、所述数据提取模块,用于在所述fpga配置码流中提取pcie功能码流;

18、所述数据传输模块,用于将所述pcie功能码流传输给fpga,以使所述fpga基于所述pcie功能码流进行开机。

19、作为上述方案的改进,在所述fpga基于所述pcie功能码流进行开机之后,还包括:

20、在所述fpga配置码流中提取用户逻辑码流;

21、在所述fpga与计算机主机建立pcie链接后,将所述用户逻辑码流传输至所述fpga中,以使fpga根据所述用户逻辑码流进行解码,进而通过解码后的用户逻辑码流配置fpga的用户自定义功能。

22、作为上述方案的改进,所述将所述pcie功能码流传输给fpga,包括:

23、将所述pcie功能码通过fpga系统外部下载方式传输至所述fpga中;其中,所述fpga系统外部下载方式包括:flash下载、sd卡下载、jtag下载或pcm下载的其中一种。

24、作为上述方案的改进,所述数据获取模块,包括:数据接收单元、布局布线单元和码流生成单元;

25、所述数据接收单元,用于接收用户输入的设计电路;

26、所述布局布线单元,用于根据eda布局布线功能,对所述设计电路进行布局布线操作,获得所述设计电路在fpga中实际电路资源的映射电路;

27、所述码流生成单元,用于根据eda码流功能,对所述映射电路进行码流生成操作,获得fpga配置码流。

28、相应的,本发明一实施例还提供了一种计算机终端设备,包括处理器、存储器以及存储在所述存储器中且被配置为由所述处理器执行的计算机程序,所述处理器执行所述计算机程序时实现如本发明所述的一种fpga码流加载的控制方法。

29、相应的,本发明一实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质包括存储的计算机程序,其中,在所述计算机程序运行时控制所述计算机可读存储介质所在设备执行如本发明所述的一种fpga码流加载的控制方法。

30、由上可见,本发明具有如下有益效果:

31、本发明提供了一种fpga码流加载的控制方法,包括:获取fpga配置码流;在所述fpga配置码流中提取pcie功能码流;将所述pcie功能码流传输给fpga,以使所述fpga基于所述pcie功能码流进行开机。本发明基于fpga配置码流种类对码流进行拆分,通过提取出pcie功能码流,以小数据量的pcie功能码流提前唤醒fpga,相较于以完整fpga码流启动fpga,本发明能够在不影响pcie基本功能的情况下快速启动fpga并加载pcie功能,提高了fpga的pcie建链效率。



技术特征:

1.一种fpga码流加载的控制方法,其特征在于,包括:

2.根据权利要求1所述的fpga码流加载的控制方法,其特征在于,在所述fpga基于所述pcie功能码流进行开机之后,还包括:

3.根据权利要求2所述的fpga码流加载的控制方法,其特征在于,所述将所述pcie功能码流传输给fpga,包括:

4.根据权利要求1所述的fpga码流加载的控制方法,其特征在于,所述获取fpga配置码流,包括:

5.一种fpga码流加载的控制装置,其特征在于,包括:数据获取模块、数据提取模块和数据传输模块;

6.根据权利要求5所述的fpga码流加载的控制装置,其特征在于,在所述fpga基于所述pcie功能码流进行开机之后,还包括:

7.根据权利要求6所述的fpga码流加载的控制装置,其特征在于,所述将所述pcie功能码流传输给fpga,包括:

8.根据权利要求5所述的fpga码流加载的控制装置,其特征在于,所述数据获取模块,包括:数据接收单元、布局布线单元和码流生成单元;

9.一种计算机终端设备,其特征在于,包括处理器、存储器以及存储在所述存储器中且被配置为由所述处理器执行的计算机程序,所述处理器执行所述计算机程序时实现如权利要求1至4中任意一项所述的一种fpga码流加载的控制方法。

10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质包括存储的计算机程序,其中,在所述计算机程序运行时控制所述计算机可读存储介质所在设备执行如权利要求1至4中任意一项所述的一种fpga码流加载的控制方法。


技术总结
本发明公开了一种FPGA码流加载的控制方法、装置、终端设备及存储介质,包括:获取FPGA配置码流;基于FPGA配置码流在所述FPGA配置码流中提取PCIE功能码流;将所述PCIE功能码流传输给FPGA,以使所述含有PCIE功能的FPGA基于所述PCIE功能码流进行启动并加载PCIE功能。本发明基于FPGA配置码流对码流进行拆分,通过提取出PCIE功能码流,以小数据量的PCIE功能码流提前唤醒FPGA并加载PCIE功能,相较于以完整FPGA码流启动FPGA,本发明能够在不影响PCIE基本功能的情况下快速启动FPGA并加载PCIE功能,提高了FPGA的PCIE建链效率。

技术研发人员:邵桢瑜,周家奇,厚娇,朱宇超
受保护的技术使用者:上海安路信息科技股份有限公司
技术研发日:
技术公布日:2024/10/31
转载请注明原文地址: https://www.8miu.com/read-20664.html

最新回复(0)