本发明涉及显示,尤其涉及像素电路及其驱动方法、显示面板。
背景技术:
1、有机发光二极管(organic light emitting diode,oled)显示面板因其自发光、宽视角、响应速度快和对比度高等优点,被广泛应用于各类显示装置中。
2、然而现有oled显示面板存在拖影现象,影响显示效果。
技术实现思路
1、本发明提供了一种像素电路及其驱动方法、显示面板,以改善显示面板的拖影问题,提高显示效果。
2、根据本发明的一方面,提供了一种像素电路,包括:驱动晶体管、第一发光控制模块和发光器件;
3、所述驱动晶体管的第一极与第一电源直接或间接连接;
4、所述第一发光控制模块的第一端与所述驱动晶体管的第二极连接,所述第一发光控制模块的第二端与所述发光器件的第一端连接;
5、所述第一发光控制模块用于在非发光阶段的至少部分区间响应第一发光控制信号,控制所述驱动晶体管的第二极的电位随所述发光器件的第一端的电位变化。
6、根据本发明的另一方面,提供了一种像素电路,包括:驱动晶体管、第一发光控制模块和发光器件;
7、所述驱动晶体管的第一极与第一电源直接或间接连接;
8、所述第一发光控制模块的第一端与所述驱动晶体管的第二极连接,所述第一发光控制模块的第二端与所述发光器件的第一端连接;所述发光器件的第二端与第二电源连接;
9、所述第一发光控制模块用于在非发光阶段的至少部分区间响应第一发光控制信号而导通,以控制所述第一发光控制模块的第二端与所述发光器件的第一端电连接;或者,所述第一发光控制模块用于在非发光阶段的至少部分区间响应第一发光控制信号控制所述第一发光控制模块的第二端与所述发光器件的第一端的电位差保持不变。
10、根据本发明的另一方面,提供了一种像素电路的驱动方法,所述像素电路包括驱动晶体管、第一发光控制模块和发光器件;所述驱动晶体管的第一极与第一电源直接或间接连接;所述第一发光控制模块的第一端与所述驱动晶体管的第二极连接,所述第一发光控制模块的第二端与所述发光器件的第一端连接;
11、所述像素电路的驱动方法包括:
12、在非发光阶段的至少部分区间,所述第一发光控制模块响应第一发光控制信号,控制所述驱动晶体管的第二极的电位随所述发光器件的第一端的电位变化。
13、根据本发明的另一方面,提供了一种显示面板,包括上述所述的像素电路。
14、本发明实施例的技术方案,在非发光阶段,控制驱动晶体管的第二极的电位随发光器件的第一端的电位变化,因发光器件的第一端在浮置状态下不接入任何固定电压时,其电位为启亮电压以下的一稳定电压,进而使得驱动晶体管的第二极的电位为一较小的稳定电压,使得像素电路在每次数据电压写入前驱动晶体管的第二极的电位均相同,实现对驱动晶体管t0的第二极的复位,降低上一帧的工作电压对下一帧数据电压写入的影响,进而改善拖影现象,提高显示效果。
15、应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
1.一种像素电路,其特征在于,包括:驱动晶体管、第一发光控制模块和发光器件;
2.根据权利要求1所述的像素电路,其特征在于,还包括第二发光控制模块,所述第二发光控制模块的第一端与所述第一电源连接,所述第二发光控制模块的第二端与所述驱动晶体管的第一极连接,所述第二发光控制模块的控制端接入第二发光控制信号;所述第一发光控制信号和所述第二发光控制信号不同;
3.根据权利要求2所述的像素电路,其特征在于,在一帧内,所述第一发光控制信号和所述第二发光控制信号均包括至少一个关断脉冲,所述第一发光控制信号的关断脉冲的时间区间位于所述第二发光控制信号的关断脉冲的时间区间内,且所述第一发光控制信号的关断脉冲的宽度小于所述第二发光控制信号的关断脉冲的宽度;或者,所述第一发光控制信号的关断脉冲的时间区间与所述第二发光控制信号的关断脉冲的时间区间部分交叠。
4.根据权利要求2所述的像素电路,其特征在于,所述第一发光控制信号包括q个关断脉冲,所述第二发光控制信号包括w个关断脉冲,w和q均为大于或等于1的整数,且w大于q,所述第一发光控制信号的q个关断脉冲的时间区间与所述第二发光控制信号的w个关断脉冲中q个关断脉冲一一对应地重合。
5.根据权利要求3或4所述的像素电路,其特征在于,还包括数据写入模块;所述数据写入模块用于响应第一扫描信号,将数据电压施加到所述驱动晶体管;一帧内,所述第一扫描信号的导通脉冲的时间区间位于所述第一发光控制信号的预设关断脉冲的时间区间内。
6.根据权利要求5所述的像素电路,其特征在于,还包括第一初始化模块,所述第一初始化模块用于响应第二扫描信号,将第一初始化电压施加到所述驱动晶体管的栅极;所述第二扫描信号的导通脉冲的时间区间位于所述第一发光控制信号的预设关断脉冲的时间区间内;
7.根据权利要求6所述的像素电路,其特征在于,还包括存储模块、补偿模块和第二初始化模块;
8.根据权利要求7所述的像素电路,其特征在于,所述第一发光控制模块包括第一晶体管、所述第二发光控制模块包括第二晶体管,所述第二晶体管的第一极与所述第一电源连接,所述第二晶体管的第二极与所述驱动晶体管的第一极连接,所述第二晶体管的栅极接入所述第二发光控制信号;
9.根据权利要求5所述的像素电路,其特征在于,一帧内,所述第二发光控制信号包括多个关断脉冲,所述预设关断脉冲的时间区间位于所述第二发光控制信号的第一个关断脉冲的时间区间内;
10.根据权利要求3所述的像素电路,其特征在于,一帧内,所述第二发光控制信号包括多个关断脉冲,所述第一发光控制信号包括一个关断脉冲;或者,一帧内,所述第二发光控制信号包括多个关断脉冲,所述第一发光控制信号包括多个关断脉冲,所述第一发光控制信号的任一关断脉冲的时间区间均位于所述第二发光控制信号的对应的关断脉冲的时间区间内,所述第一发光控制信号的不同的关断脉冲的时间区间位于所述第二发光控制信号不同的关断脉冲的时间区间内。
11.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制模块用于在所述非发光阶段的至少部分区间控制所述驱动晶体管的第二极的电位与所述发光器件的第一端的电位的差值保持不变。
12.根据权利要求1或11所述的像素电路,其特征在于,所述第一发光控制信号处于关断电平的时间区间为所述非发光阶段;
13.根据权利要求12所述的像素电路,其特征在于,还包括第二发光控制模块,所述第二发光控制模块的第一端与所述第一电源连接,所述第二发光控制模块的第二端与所述驱动晶体管的第一极连接,所述第二发光控制模块的控制端接入所述第一发光控制信号。
14.根据权利要求13所述的像素电路,其特征在于,所述像素电路还包括数据写入模块、补偿模块、第一初始化模块和第二初始化模块;
15.根据权利要求14所述的像素电路,其特征在于,所述第二发光控制模块包括第二晶体管,所述第二晶体管的第一极与所述第一电源连接,所述第二晶体管的第二极与所述驱动晶体管的第一极连接,所述第二晶体管的栅极接入所述第一发光控制信号;
16.根据权利要求12所述的像素电路,其特征在于,一帧内,所述第一发光控制信号包括至少一个关断脉冲。
17.根据权利要求16所述的像素电路,其特征在于,一帧内,所述第一发光控制信号包括多个关断脉冲。
18.一种像素电路,其特征在于,包括:驱动晶体管、第一发光控制模块和发光器件;
19.一种像素电路的驱动方法,其特征在于,所述像素电路包括驱动晶体管、第一发光控制模块和发光器件;所述驱动晶体管的第一极与第一电源直接或间接连接;所述第一发光控制模块的第一端与所述驱动晶体管的第二极连接,所述第一发光控制模块的第二端与所述发光器件的第一端连接;
20.一种显示面板,其特征在于,包括权利要求1-18任一项所述的像素电路。