像素电路、显示装置及驱动方法与流程

allin2026-02-10  9


本发明涉及显示,特别涉及像素电路、显示装置及驱动方法。


背景技术:

1、有机发光二极管(organic light emitting diode,oled)、量子点发光二极管(quantum dot light emitting diodes,qled)、微型发光二极管(micro light emittingdiode,micro led)、迷你发光二极管(mini light emitting diode,mini led)等发光器件具有自发光、低能耗等优点,是当今显示装置应用研究领域的热点之一。一般显示装置中采用像素电路来驱动发光器件发光。


技术实现思路

1、本公开实施例提供的像素电路,包括:发光器件;

2、驱动晶体管,被配置为根据数据电压信号产生驱动所述发光器件发光的驱动电流;

3、驱动控制电路,与所述驱动晶体管耦接,被配置为将所述数据电压信号提供给所述驱动晶体管的栅极,以及,响应于发光控制信号端的有效电平信号,使所述驱动晶体管产生所述驱动电流;

4、导通控制电路,所述驱动晶体管通过所述导通控制电路与所述发光器件耦接,被配置为响应于第一控制信号端的有效电平信号,将所述驱动晶体管产生的驱动电流提供给所述发光器件;

5、所述第一控制信号端信号的有效电平的维持时长小于所述发光控制信号端信号的有效电平的维持时长。

6、在一些可能的实施方式中,所述驱动控制电路被配置为在发光阶段中,响应于所述发光控制信号端的有效电平信号,使所述驱动晶体管产生所述驱动电流;

7、所述导通控制电路被配置为在所述发光阶段中,响应于所述第一控制信号端的有效电平信号,将所述驱动晶体管的驱动电流提供给所述发光器件;

8、在所述发光阶段中,所述第一控制信号端的有效电平信号的开始时刻在所述发光控制信号端的有效电平信号的开始时刻之后,或者,所述第一控制信号端的有效电平信号的开始时刻与所述发光控制信号端的有效电平信号的开始时刻相同。

9、在一些可能的实施方式中,所述驱动控制电路包括:

10、复位电路,与所述驱动晶体管的第二极耦接,被配置为响应于第二控制信号端的信号,将第一参考电压信号端的信号提供给所述驱动晶体管的第二极;

11、数据写入电路,与所述驱动晶体管的栅极耦接,被配置为将所述数据信号端的参考电压信号和数据电压信号分别提供给所述驱动晶体管的栅极;

12、发光控制电路,与所述驱动晶体管的第一极耦接,被配置为响应于所述发光控制信号端的信号,将第一电源端的信号提供给所述驱动晶体管的第一极;

13、第一控制电路,与所述驱动晶体管的栅极和第二极耦接,被配置为保持所述驱动晶体管的第二极与所述驱动晶体管的栅极之间的电压差稳定;

14、第二控制电路,与所述第一电源端和所述驱动晶体管的第二极耦接,被配置为保持所述驱动晶体管的第二极与所述第一电源端之间的电压差稳定。

15、在一些可能的实施方式中,所述数据写入电路还被配置为响应于第三控制信号端的信号,先将所述数据信号端的参考电压信号提供给所述驱动晶体管的栅极,之后,将所述数据信号端的数据电压信号提供给所述驱动晶体管的栅极。

16、在一些可能的实施方式中,所述数据写入电路包括:第一晶体管;

17、所述第一晶体管的栅极与所述第三控制信号端耦接,所述第一晶体管的第一极与所述数据信号端耦接,所述第一晶体管的第二极与所述驱动晶体管的栅极耦接。

18、在一些可能的实施方式中,所述数据写入电路还被配置为响应于所述第三控制信号端的信号,将所述数据信号端的数据电压信号提供给所述驱动晶体管的栅极,以及,响应于第四控制信号端的信号,将所述数据信号端的参考电压信号提供给所述驱动晶体管的栅极。

19、在一些可能的实施方式中,所述数据写入电路包括:第二晶体管和第三晶体管;

20、所述第二晶体管的栅极与所述第三控制信号端耦接,所述第二晶体管的第一极与所述数据信号端耦接,所述第二晶体管的第二极与所述驱动晶体管的栅极耦接;

21、所述第三晶体管的栅极与所述第四控制信号端耦接,所述第三晶体管的第一极与所述数据信号端耦接,所述第三晶体管的第二极与所述驱动晶体管的栅极耦接。

22、在一些可能的实施方式中,所述复位电路包括:第四晶体管;

23、所述第四晶体管的栅极与所述第二控制信号端耦接,所述第四晶体管的第一极与所述驱动晶体管的第二极耦接,所述第四晶体管的第二极与所述第一参考电压信号端耦接。

24、在一些可能的实施方式中,所述发光控制电路包括:第五晶体管;

25、所述第五晶体管的栅极与所述发光控制信号端耦接,所述第五晶体管的第一极与所述第一电源端耦接,所述第五晶体管的第二极与所述驱动晶体管的第一极耦接。

26、在一些可能的实施方式中,所述第一控制电路包括:第一电容;

27、所述第一电容的第一电极与所述驱动晶体管的栅极耦接,所述第一电容的第二电极与所述驱动晶体管的第二极耦接。

28、在一些可能的实施方式中,所述第二控制电路包括:第二电容;

29、所述第二电容的第一电极与所述第一电源端耦接,所述第二电容的第二电极与所述驱动晶体管的第二极耦接。

30、在一些可能的实施方式中,所述导通控制电路包括:第六晶体管;

31、所述第六晶体管的栅极与所述第一控制信号端耦接,所述第六晶体管的第一极与所述驱动晶体管的第二极耦接,所述第六晶体管的第二极与所述发光器件耦接。

32、在一些可能的实施方式中,所述驱动晶体管为单栅型晶体管。

33、在一些可能的实施方式中,所述驱动晶体管为双栅型晶体管;其中,所述驱动晶体管包括:顶栅极和底栅极;其中,所述顶栅极与所述数据写入电路耦接;

34、所述底栅极与所述驱动晶体管的第二极耦接。

35、本公开实施例提供的显示装置,包括上述的像素电路。

36、本公开实施例提供了用于上述像素电路的驱动方法,包括:数据写入阶段,所述驱动控制电路将所述数据电压信号提供给所述驱动晶体管的栅极;

37、发光阶段,所述驱动控制电路响应于发光控制信号端的有效电平信号,使所述驱动晶体管产生所述驱动电流;所述导通控制电路响应于所述第一控制信号端的有效电平信号,将所述驱动晶体管产生的驱动电流提供给所述发光器件。



技术特征:

1.一种像素电路,包括:

2.如权利要求1所述的像素电路,其中,所述驱动控制电路被配置为在发光阶段中,响应于所述发光控制信号端的有效电平信号,使所述驱动晶体管产生所述驱动电流;

3.如权利要求1所述的像素电路,其中,所述驱动控制电路包括:

4.如权利要求3所述的像素电路,其中,所述数据写入电路还被配置为响应于第三控制信号端的信号,先将所述数据信号端的参考电压信号提供给所述驱动晶体管的栅极,之后,将所述数据信号端的数据电压信号提供给所述驱动晶体管的栅极。

5.如权利要求4所述的像素电路,其中,所述数据写入电路包括:第一晶体管;

6.如权利要求3所述的像素电路,其中,所述数据写入电路还被配置为响应于所述第三控制信号端的信号,将所述数据信号端的数据电压信号提供给所述驱动晶体管的栅极,以及,响应于第四控制信号端的信号,将所述数据信号端的参考电压信号提供给所述驱动晶体管的栅极。

7.如权利要求6所述的像素电路,其中,所述数据写入电路包括:第二晶体管和第三晶体管;

8.如权利要求3所述的像素电路,其中,所述复位电路包括:第四晶体管;

9.如权利要求3所述的像素电路,其中,所述发光控制电路包括:第五晶体管;

10.如权利要求3所述的像素电路,其中,所述第一控制电路包括:第一电容;

11.如权利要求3所述的像素电路,其中,所述第二控制电路包括:第二电容;

12.如权利要求1-11任一项所述的像素电路,其中,所述导通控制电路包括:第六晶体管;

13.如权利要求1-11任一项所述的像素电路,其中,所述驱动晶体管为单栅型晶体管。

14.如权利要求3-11任一项所述的像素电路,其中,所述驱动晶体管为双栅型晶体管;其中,所述驱动晶体管包括:顶栅极和底栅极;其中,所述顶栅极与所述数据写入电路耦接;

15.一种显示装置,其中,包括如权利要求1-14任一项所述的像素电路。

16.一种驱动如权利要求1-14任一项所述的像素电路的驱动方法,其中,包括:


技术总结
本发明公开了像素电路、显示装置及驱动方法,包括:发光器件;驱动晶体管,被配置为根据数据电压信号产生驱动发光器件发光的驱动电流;驱动控制电路,与驱动晶体管耦接,被配置为将数据电压信号提供给驱动晶体管的栅极,以及,响应于发光控制信号端的有效电平信号,使驱动晶体管产生驱动电流;导通控制电路,驱动晶体管通过导通控制电路与发光器件耦接,被配置为响应于第一控制信号端的有效电平信号,将驱动晶体管产生的驱动电流提供给发光器件;第一控制信号端信号的有效电平的维持时长小于发光控制信号端信号的有效电平的维持时长。

技术研发人员:朴宇成,赵永亮
受保护的技术使用者:京东方科技集团股份有限公司
技术研发日:
技术公布日:2024/10/31
转载请注明原文地址: https://www.8miu.com/read-26393.html

最新回复(0)